APA (7th ed.) մեջբերում

Lim, J. J. N., Mohamed Khalil Mohd. Hani, s., & Elektrik, F. K. (2008). The RTL design of 32-BIT 5- stage pipeline risc processor using verilog HDL.

Չիկագոյի ոճի (17րդ խմբ.) մեջբերում

Lim, Jonie Joo Nee, supervisor Mohamed Khalil Mohd. Hani, and Fakulti Kejuruteraan Elektrik. The RTL Design of 32-BIT 5- Stage Pipeline Risc Processor Using Verilog HDL. 2008.

MLA (9րդ խմբ.) Մեջբերում

Lim, Jonie Joo Nee, et al. The RTL Design of 32-BIT 5- Stage Pipeline Risc Processor Using Verilog HDL. 2008.

Զգուշացում. այս մեջբերումները միշտ չէ, որ կարող են 100% ճշգրիտ լինել.