Lim, J. J. N., Mohamed Khalil Mohd. Hani, s., & Elektrik, F. K. (2008). The RTL design of 32-BIT 5- stage pipeline risc processor using verilog HDL.
Цитирование в стиле Чикаго (17-е изд.)Lim, Jonie Joo Nee, supervisor Mohamed Khalil Mohd. Hani, и Fakulti Kejuruteraan Elektrik. The RTL Design of 32-BIT 5- Stage Pipeline Risc Processor Using Verilog HDL. 2008.
Цитирование MLA (9-е изд.)Lim, Jonie Joo Nee, et al. The RTL Design of 32-BIT 5- Stage Pipeline Risc Processor Using Verilog HDL. 2008.
Предупреждение: эти цитированмия не могут быть всегда правильны на 100%.