A VLSI computing structure array processor /
Adalah didapati bahawa terdapat banyak permasalahan saintifik dan kejuruteraan memerlukan kebolehan pemprosesan tingkat di mana kebolehan ini tidak diatasi oleh istem pemproses lazim. Pada masa ini, senibina komputer berasaskan satu pemprosesan dan teknik-teknik pemprosesan siri telah gagal untuk em...
Główni autorzy: | , , |
---|---|
Format: | |
Wydane: |
Kuala Lumpur : Universiti Teknologi Malaysia,
1993
|
Hasła przedmiotowe: |
_version_ | 1826373905357471744 |
---|---|
author | Loh, Sun Meng, author Harun Ismail Fakulti Kejuruteraan Elektrik |
author_facet | Loh, Sun Meng, author Harun Ismail Fakulti Kejuruteraan Elektrik |
author_sort | Loh, Sun Meng, author |
collection | OCEAN |
description | Adalah didapati bahawa terdapat banyak permasalahan saintifik dan kejuruteraan memerlukan kebolehan pemprosesan tingkat di mana kebolehan ini tidak diatasi oleh istem pemproses lazim. Pada masa ini, senibina komputer berasaskan satu pemprosesan dan teknik-teknik pemprosesan siri telah gagal untuk emenuhi permintaan meningkat bagi pemprosesan berkeupayaan laju. Kini, kelarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Kini, keselarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Banyak kemajuan utama dalam senibina komputer dan teknik pemprosesan telah dicapai. Lantaran itu, sistem pemprosesan selari telah dicipta. Sistem pemprosesan selari berkebolehan menyampaikan keluaran dalam amsa yang lebih singkat, dan juga mengurangkan ruang, penggunaan kuasa dan kos. dalam projek ini, kajian mengenai pemprosesan selaridan struktur pemprosesan VLSI telah dijalankan. Ia dimulakan dengan kajian teori ke atas pemprosesan selari. Ini termasuk kajian mengenai masalah-masalah yang menyebabkan perlunya pemprosesan selari, senibina komputer, keselarian, pengkelasan pemproses selari, VLSI dan pemprosesan selari, isu-isu kekjuruteraan perisian dalamppemprose4san selari, dan lain-lain. Kemudian, idea penggunaan pemprosesan selari dilaksanakan dalam satu struktur pemprosesan tatasusun systolic VLSI untuk pengiraan pelingkaran. teknik graf aliran isyarat, iaitu sejenis penyataan algoritma secara terus yang menyerupai rekabentuk peringkat perkakasan, telah digunakan untuk mendapatkan keselarian dari pemetaan algoritma keatas struktur tatasusun itiu. Satu alat rekabentuk terbantu komputer telah digunakan untuk mengautomasikan sistesis dan langkah-langkah pengesahan dalam rekabentuk system VLSI itu. Senibina systolic itu adalah bersesuaian bagi pemprosesan kiraan terbatas. Dengan memastikan pe,prosesan berblang setiap pencapaian ingatan, rekabentuk tatasusun systolic dapat menyelesaikan masalah cerutan jalur msukan/keluaran (sebenarnya ingatan). Ia mempertingkatkan kelajuan pengiraan pelingkaran yang kiraan terbatas tanpa menambah permintaan masukan/keluaran, dan memncapai celusan pemprosesan yang tinggi. rekabentuk itu juga mencapai satu taraf kemodularan dan kenalaran yang tinggi akibat dari penggunaan cuma beberapa jenis elemen pemprosesan yang ringkas dan seragam. Selain daripada itu, corak sambungan tempatan dan nalar yang dicapai mengelakkan penyambungan wayar jarak jauh dan tidak nalar. I mendatangkan komunikasi sejagat yang minimum, dan kekompleksan litar dapat dikurangkan. Dengan sifat-sifat kemodularan, kenalaran, penyambungan wayar tempatan, keolehan talian pempaipkan, penyegerakan tinggi, tatasusun systolic adalah amat sesuai untuk perlaksanaan VLSI. Pada akhir laporan ini, beberapa cadangan untuk kerja pembangunan project masa depan dibuat. |
first_indexed | 2024-03-04T17:09:36Z |
format | |
id | KOHA-OAI-TEST:93688 |
institution | Universiti Teknologi Malaysia - OCEAN |
last_indexed | 2024-03-04T17:09:36Z |
publishDate | 1993 |
publisher | Kuala Lumpur : Universiti Teknologi Malaysia, |
record_format | dspace |
spelling | KOHA-OAI-TEST:936882020-12-19T17:01:11ZA VLSI computing structure array processor / Loh, Sun Meng, author Harun Ismail Fakulti Kejuruteraan Elektrik Kuala Lumpur : Universiti Teknologi Malaysia,1993Adalah didapati bahawa terdapat banyak permasalahan saintifik dan kejuruteraan memerlukan kebolehan pemprosesan tingkat di mana kebolehan ini tidak diatasi oleh istem pemproses lazim. Pada masa ini, senibina komputer berasaskan satu pemprosesan dan teknik-teknik pemprosesan siri telah gagal untuk emenuhi permintaan meningkat bagi pemprosesan berkeupayaan laju. Kini, kelarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Kini, keselarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Banyak kemajuan utama dalam senibina komputer dan teknik pemprosesan telah dicapai. Lantaran itu, sistem pemprosesan selari telah dicipta. Sistem pemprosesan selari berkebolehan menyampaikan keluaran dalam amsa yang lebih singkat, dan juga mengurangkan ruang, penggunaan kuasa dan kos. dalam projek ini, kajian mengenai pemprosesan selaridan struktur pemprosesan VLSI telah dijalankan. Ia dimulakan dengan kajian teori ke atas pemprosesan selari. Ini termasuk kajian mengenai masalah-masalah yang menyebabkan perlunya pemprosesan selari, senibina komputer, keselarian, pengkelasan pemproses selari, VLSI dan pemprosesan selari, isu-isu kekjuruteraan perisian dalamppemprose4san selari, dan lain-lain. Kemudian, idea penggunaan pemprosesan selari dilaksanakan dalam satu struktur pemprosesan tatasusun systolic VLSI untuk pengiraan pelingkaran. teknik graf aliran isyarat, iaitu sejenis penyataan algoritma secara terus yang menyerupai rekabentuk peringkat perkakasan, telah digunakan untuk mendapatkan keselarian dari pemetaan algoritma keatas struktur tatasusun itiu. Satu alat rekabentuk terbantu komputer telah digunakan untuk mengautomasikan sistesis dan langkah-langkah pengesahan dalam rekabentuk system VLSI itu. Senibina systolic itu adalah bersesuaian bagi pemprosesan kiraan terbatas. Dengan memastikan pe,prosesan berblang setiap pencapaian ingatan, rekabentuk tatasusun systolic dapat menyelesaikan masalah cerutan jalur msukan/keluaran (sebenarnya ingatan). Ia mempertingkatkan kelajuan pengiraan pelingkaran yang kiraan terbatas tanpa menambah permintaan masukan/keluaran, dan memncapai celusan pemprosesan yang tinggi. rekabentuk itu juga mencapai satu taraf kemodularan dan kenalaran yang tinggi akibat dari penggunaan cuma beberapa jenis elemen pemprosesan yang ringkas dan seragam. Selain daripada itu, corak sambungan tempatan dan nalar yang dicapai mengelakkan penyambungan wayar jarak jauh dan tidak nalar. I mendatangkan komunikasi sejagat yang minimum, dan kekompleksan litar dapat dikurangkan. Dengan sifat-sifat kemodularan, kenalaran, penyambungan wayar tempatan, keolehan talian pempaipkan, penyegerakan tinggi, tatasusun systolic adalah amat sesuai untuk perlaksanaan VLSI. Pada akhir laporan ini, beberapa cadangan untuk kerja pembangunan project masa depan dibuat.Thesis (Sarjana Kejuruteraan (Elektrik)) - Universiti Teknologi Malaysia, 1993Includes bibliographical referencesAdalah didapati bahawa terdapat banyak permasalahan saintifik dan kejuruteraan memerlukan kebolehan pemprosesan tingkat di mana kebolehan ini tidak diatasi oleh istem pemproses lazim. Pada masa ini, senibina komputer berasaskan satu pemprosesan dan teknik-teknik pemprosesan siri telah gagal untuk emenuhi permintaan meningkat bagi pemprosesan berkeupayaan laju. Kini, kelarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Kini, keselarian menjadi pilihan yang boleh memberi kelajuan dan keupayaan pemprosesan tinggi. Banyak kemajuan utama dalam senibina komputer dan teknik pemprosesan telah dicapai. Lantaran itu, sistem pemprosesan selari telah dicipta. Sistem pemprosesan selari berkebolehan menyampaikan keluaran dalam amsa yang lebih singkat, dan juga mengurangkan ruang, penggunaan kuasa dan kos. dalam projek ini, kajian mengenai pemprosesan selaridan struktur pemprosesan VLSI telah dijalankan. Ia dimulakan dengan kajian teori ke atas pemprosesan selari. Ini termasuk kajian mengenai masalah-masalah yang menyebabkan perlunya pemprosesan selari, senibina komputer, keselarian, pengkelasan pemproses selari, VLSI dan pemprosesan selari, isu-isu kekjuruteraan perisian dalamppemprose4san selari, dan lain-lain. Kemudian, idea penggunaan pemprosesan selari dilaksanakan dalam satu struktur pemprosesan tatasusun systolic VLSI untuk pengiraan pelingkaran. teknik graf aliran isyarat, iaitu sejenis penyataan algoritma secara terus yang menyerupai rekabentuk peringkat perkakasan, telah digunakan untuk mendapatkan keselarian dari pemetaan algoritma keatas struktur tatasusun itiu. Satu alat rekabentuk terbantu komputer telah digunakan untuk mengautomasikan sistesis dan langkah-langkah pengesahan dalam rekabentuk system VLSI itu. Senibina systolic itu adalah bersesuaian bagi pemprosesan kiraan terbatas. Dengan memastikan pe,prosesan berblang setiap pencapaian ingatan, rekabentuk tatasusun systolic dapat menyelesaikan masalah cerutan jalur msukan/keluaran (sebenarnya ingatan). Ia mempertingkatkan kelajuan pengiraan pelingkaran yang kiraan terbatas tanpa menambah permintaan masukan/keluaran, dan memncapai celusan pemprosesan yang tinggi. rekabentuk itu juga mencapai satu taraf kemodularan dan kenalaran yang tinggi akibat dari penggunaan cuma beberapa jenis elemen pemprosesan yang ringkas dan seragam. Selain daripada itu, corak sambungan tempatan dan nalar yang dicapai mengelakkan penyambungan wayar jarak jauh dan tidak nalar. I mendatangkan komunikasi sejagat yang minimum, dan kekompleksan litar dapat dikurangkan. Dengan sifat-sifat kemodularan, kenalaran, penyambungan wayar tempatan, keolehan talian pempaipkan, penyegerakan tinggi, tatasusun systolic adalah amat sesuai untuk perlaksanaan VLSI. Pada akhir laporan ini, beberapa cadangan untuk kerja pembangunan project masa depan dibuat.12PRZSLIntegrated circuitsSystolic array circuitsParallel processing (Electronic computers)Array processors |
spellingShingle | Integrated circuits Systolic array circuits Parallel processing (Electronic computers) Array processors Loh, Sun Meng, author Harun Ismail Fakulti Kejuruteraan Elektrik A VLSI computing structure array processor / |
title | A VLSI computing structure array processor / |
title_full | A VLSI computing structure array processor / |
title_fullStr | A VLSI computing structure array processor / |
title_full_unstemmed | A VLSI computing structure array processor / |
title_short | A VLSI computing structure array processor / |
title_sort | vlsi computing structure array processor |
topic | Integrated circuits Systolic array circuits Parallel processing (Electronic computers) Array processors |
work_keys_str_mv | AT lohsunmengauthor avlsicomputingstructurearrayprocessor AT harunismail avlsicomputingstructurearrayprocessor AT fakultikejuruteraanelektrik avlsicomputingstructurearrayprocessor AT lohsunmengauthor vlsicomputingstructurearrayprocessor AT harunismail vlsicomputingstructurearrayprocessor AT fakultikejuruteraanelektrik vlsicomputingstructurearrayprocessor |