光信道数据单元拆分重排结构的设计实现

针对基于光传送网的数据分组交换技术中ODU(光信道数据单元)切割过程中如何将缓存中的位宽为64位的ODU2按照要求以任意1~8个字节取出的问题,用自顶向下的设计方法设计了一种自适应的数据拆分和重排电路结构,并用Verilog硬件描述语言实现了该结构,同时进行了功能仿真和逻辑综合。结果表明,该数据顺序重排结构的工作频率可以达到280MHz,能够显著提高ODU切割为数据包的效率。...

Full description

Bibliographic Details
Main Authors: 杨博文, 蒋林, 朱谦
Format: Article
Language:zho
Published: 《光通信研究》编辑部 2013-01-01
Series:Guangtongxin yanjiu
Subjects:
Online Access:http://www.gtxyj.com.cn/thesisDetails#10.13756/j.gtxyj.2013.06.009
Description
Summary:针对基于光传送网的数据分组交换技术中ODU(光信道数据单元)切割过程中如何将缓存中的位宽为64位的ODU2按照要求以任意1~8个字节取出的问题,用自顶向下的设计方法设计了一种自适应的数据拆分和重排电路结构,并用Verilog硬件描述语言实现了该结构,同时进行了功能仿真和逻辑综合。结果表明,该数据顺序重排结构的工作频率可以达到280MHz,能够显著提高ODU切割为数据包的效率。
ISSN:1005-8788