Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos
El presente artículo presenta la metodología para implementar un filtro digital de tipo IIR de segundo orden en un FPGA. El chip es un XC6SLX16-Spartan-6 integrado en una tarjeta de desarrollo Avanxe, la cual incluye un PSoC con un convertidor analógico- digital y digital-analógico. El filtro digit...
Main Author: | |
---|---|
Format: | Article |
Language: | English |
Published: |
Universidad Autónoma del Estado de Morelos
2021-02-01
|
Series: | Programación Matemática y Software |
Subjects: | |
Online Access: | https://progmat.uaem.mx/progmat/index.php/progmat/article/view/117 |
_version_ | 1797837492888535040 |
---|---|
author | Mariana Natalia Ibarra Bonilla |
author_facet | Mariana Natalia Ibarra Bonilla |
author_sort | Mariana Natalia Ibarra Bonilla |
collection | DOAJ |
description |
El presente artículo presenta la metodología para implementar un filtro digital de tipo IIR de segundo orden en un FPGA. El chip es un XC6SLX16-Spartan-6 integrado en una tarjeta de desarrollo Avanxe, la cual incluye un PSoC con un convertidor analógico- digital y digital-analógico. El filtro digital es programado en lenguaje VHDL usando una Máquina de Estados Finita (FSM). El desempeño del filtro se comprobó en una aplicación didáctica para filtrar señales por arriba de los 100 Hz, en donde en comparación con una simulación con el software Matlab, la propuesta presentó una exactitud del 99.8%.
|
first_indexed | 2024-04-09T15:25:37Z |
format | Article |
id | doaj.art-37f288d71b454a31a6432764d7e735ba |
institution | Directory Open Access Journal |
issn | 2007-3283 |
language | English |
last_indexed | 2024-04-09T15:25:37Z |
publishDate | 2021-02-01 |
publisher | Universidad Autónoma del Estado de Morelos |
record_format | Article |
series | Programación Matemática y Software |
spelling | doaj.art-37f288d71b454a31a6432764d7e735ba2023-04-28T18:01:40ZengUniversidad Autónoma del Estado de MorelosProgramación Matemática y Software2007-32832021-02-01131Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticosMariana Natalia Ibarra Bonilla0División de Ingeniería Mecatrónica, Instituto Tecnológico Superior de Atlixco. Prolongación Heliotropo No.1201, Colonia Vista Hermosa, Atlixco, Puebla, México. C.P. 74210 El presente artículo presenta la metodología para implementar un filtro digital de tipo IIR de segundo orden en un FPGA. El chip es un XC6SLX16-Spartan-6 integrado en una tarjeta de desarrollo Avanxe, la cual incluye un PSoC con un convertidor analógico- digital y digital-analógico. El filtro digital es programado en lenguaje VHDL usando una Máquina de Estados Finita (FSM). El desempeño del filtro se comprobó en una aplicación didáctica para filtrar señales por arriba de los 100 Hz, en donde en comparación con una simulación con el software Matlab, la propuesta presentó una exactitud del 99.8%. https://progmat.uaem.mx/progmat/index.php/progmat/article/view/117filtro digitalIIRFPGAmáquinas de estados finita |
spellingShingle | Mariana Natalia Ibarra Bonilla Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos Programación Matemática y Software filtro digital IIR FPGA máquinas de estados finita |
title | Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos |
title_full | Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos |
title_fullStr | Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos |
title_full_unstemmed | Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos |
title_short | Implementación en FPGA de filtros digitales IIR selectivos en frecuencia con fines didácticos |
title_sort | implementacion en fpga de filtros digitales iir selectivos en frecuencia con fines didacticos |
topic | filtro digital IIR FPGA máquinas de estados finita |
url | https://progmat.uaem.mx/progmat/index.php/progmat/article/view/117 |
work_keys_str_mv | AT mariananataliaibarrabonilla implementacionenfpgadefiltrosdigitalesiirselectivosenfrecuenciaconfinesdidacticos |