Ambiente de programação descrito em VHDL para célula de memória analógica do tipo Floating-Gate
Um ambiente de programação desenvolvido em VHDL para células de memória analógicas do tipo CMOS Floating-Gates é apresentado. Uma malha de controle digital compara o alvo pré-ajustado pelo usuário com o estado atual do Floating-Gate e através da aplicação de pulsos controlados, o novo valor analógic...
Main Authors: | , |
---|---|
Format: | Article |
Language: | English |
Published: |
Universidade Estadual de Londrina
2005-07-01
|
Series: | Semina: Ciências Exatas e Tecnológicas |
Subjects: | |
Online Access: | https://ojs.uel.br/revistas/uel/index.php/semexatas/article/view/1581 |
Summary: | Um ambiente de programação desenvolvido em VHDL para células de memória analógicas do tipo CMOS Floating-Gates é apresentado. Uma malha de controle digital compara o alvo pré-ajustado pelo usuário com o estado atual do Floating-Gate e através da aplicação de pulsos controlados, o novo valor analógico é memorizado. Este circuito pode ser utilizado em células de trimming analógico em aplicações VLSI, onde o pós-processamento do circuito integrado é proibitivo devido aos altos custos envolvidos.
|
---|---|
ISSN: | 1676-5451 1679-0375 |