Hardwarearchitektur für einen universellen LDPC Decoder

Im vorliegenden Beitrag wird eine universelle Decoderarchitektur für einen Low-Density Parity-Check (LDPC) Code Decoder vorgestellt. Anders als bei den in der Literatur häufig beschriebenen Architekturen für strukturierte Codes ist die hier vorgestellte Architektur frei programmierbar, so dass jeder...

Full description

Bibliographic Details
Main Authors: C. Beuschel, H.-J. Pfleiderer
Format: Article
Language:deu
Published: Copernicus Publications 2009-05-01
Series:Advances in Radio Science
Online Access:http://www.adv-radio-sci.net/7/213/2009/ars-7-213-2009.pdf
_version_ 1811282498630451200
author C. Beuschel
H.-J. Pfleiderer
author_facet C. Beuschel
H.-J. Pfleiderer
author_sort C. Beuschel
collection DOAJ
description Im vorliegenden Beitrag wird eine universelle Decoderarchitektur für einen Low-Density Parity-Check (LDPC) Code Decoder vorgestellt. Anders als bei den in der Literatur häufig beschriebenen Architekturen für strukturierte Codes ist die hier vorgestellte Architektur frei programmierbar, so dass jeder beliebige LDPC Code durch eine Änderung der Initialisierung des Speichers für die Prüfmatrix mit derselben Hardware decodiert werden kann. Die größte Herausforderung beim Entwurf von teilparallelen LDPC Decoder Architekturen liegt im konfliktfreien Datenaustausch zwischen mehreren parallelen Speichern und Berechnungseinheiten, wozu ein Mapping und Scheduling Algorithmus benötigt wird. Der hier vorgestellte Algorithmus stützt sich auf Graphentheorie und findet für jeden beliebigen LDPC Code eine für die Architektur optimale Lösung. Damit sind keine Wartezyklen notwendig und die Parallelität der Architektur wird zu jedem Zeitpunkt voll ausgenutzt.
first_indexed 2024-04-13T01:53:47Z
format Article
id doaj.art-566636a3bd1e4d108dfaf50578559781
institution Directory Open Access Journal
issn 1684-9965
1684-9973
language deu
last_indexed 2024-04-13T01:53:47Z
publishDate 2009-05-01
publisher Copernicus Publications
record_format Article
series Advances in Radio Science
spelling doaj.art-566636a3bd1e4d108dfaf505785597812022-12-22T03:07:49ZdeuCopernicus PublicationsAdvances in Radio Science1684-99651684-99732009-05-017213218Hardwarearchitektur für einen universellen LDPC DecoderC. BeuschelH.-J. PfleidererIm vorliegenden Beitrag wird eine universelle Decoderarchitektur für einen Low-Density Parity-Check (LDPC) Code Decoder vorgestellt. Anders als bei den in der Literatur häufig beschriebenen Architekturen für strukturierte Codes ist die hier vorgestellte Architektur frei programmierbar, so dass jeder beliebige LDPC Code durch eine Änderung der Initialisierung des Speichers für die Prüfmatrix mit derselben Hardware decodiert werden kann. Die größte Herausforderung beim Entwurf von teilparallelen LDPC Decoder Architekturen liegt im konfliktfreien Datenaustausch zwischen mehreren parallelen Speichern und Berechnungseinheiten, wozu ein Mapping und Scheduling Algorithmus benötigt wird. Der hier vorgestellte Algorithmus stützt sich auf Graphentheorie und findet für jeden beliebigen LDPC Code eine für die Architektur optimale Lösung. Damit sind keine Wartezyklen notwendig und die Parallelität der Architektur wird zu jedem Zeitpunkt voll ausgenutzt.http://www.adv-radio-sci.net/7/213/2009/ars-7-213-2009.pdf
spellingShingle C. Beuschel
H.-J. Pfleiderer
Hardwarearchitektur für einen universellen LDPC Decoder
Advances in Radio Science
title Hardwarearchitektur für einen universellen LDPC Decoder
title_full Hardwarearchitektur für einen universellen LDPC Decoder
title_fullStr Hardwarearchitektur für einen universellen LDPC Decoder
title_full_unstemmed Hardwarearchitektur für einen universellen LDPC Decoder
title_short Hardwarearchitektur für einen universellen LDPC Decoder
title_sort hardwarearchitektur fur einen universellen ldpc decoder
url http://www.adv-radio-sci.net/7/213/2009/ars-7-213-2009.pdf
work_keys_str_mv AT cbeuschel hardwarearchitekturfureinenuniversellenldpcdecoder
AT hjpfleiderer hardwarearchitekturfureinenuniversellenldpcdecoder