CRC32在光通信系统中的快速计算
文章利用C++编程建立了一个可产生CRC32(32位循环冗余校验)各位并行计算的异或表达式生成模型,并利用Verilog HDL语言在FPGA(现场可编程门阵列)上进行了验证,结果表明,该模型产生的各位异或表达式适合于高速数据传输情况下CRC32的并行计算。...
Main Authors: | 肖赛军, 冯勇华 |
---|---|
Format: | Article |
Language: | zho |
Published: |
《光通信研究》编辑部
2008-01-01
|
Series: | Guangtongxin yanjiu |
Subjects: | |
Online Access: | http://www.gtxyj.com.cn/thesisDetails#10.13756/j.gtxyj.2008.06.011 |
Similar Items
-
基于RPR业务流统计部分的FPGA实现
by: 李季碧, et al.
Published: (2009-01-01) -
紫外光通信系统的噪声研究
by: 徐浩然, et al.
Published: (2013-01-01) -
高速量子随机数产生中的实时并行后处理
by: 吴明川, et al.
Published: (2020-01-01) -
基于PSK调制的激光通信系统研究
by: 王珊, et al.
Published: (2015-01-01) -
基于FPGA的PCM帧同步检测及告警电路的设计
by: 朱剑平, et al.
Published: (2008-01-01)