Design of low-power dynamic ternary CMOS D flip-flop(低功耗动态三值CMOS D触发器设计)
低功耗设计在当前超大规模集成电路中越来越重要.本文以一种没有直流功耗,具有完全电压摆幅的低功耗动态CMOS三值反相器作为基础,结合简单三值差分逻辑(STDL)的结构,设计了一种低功耗动态三值CMOS D触发器.该触发器能很好地实现动态D触发器的逻辑功能,并且具有结构简单、芯片面积小、时钟简单等优点.Pspice模拟表明所设计的触发器还具有速度快、功耗低的优点,它比二值动态TSPCLD触发器节省近35%的能耗....
Main Authors: | , , |
---|---|
Format: | Article |
Language: | zho |
Published: |
Zhejiang University Press
2007-05-01
|
Series: | Zhejiang Daxue xuebao. Lixue ban |
Subjects: | |
Online Access: | https://doi.org/zjup/1008-9497.2007.34.3.304-306 |
Summary: | 低功耗设计在当前超大规模集成电路中越来越重要.本文以一种没有直流功耗,具有完全电压摆幅的低功耗动态CMOS三值反相器作为基础,结合简单三值差分逻辑(STDL)的结构,设计了一种低功耗动态三值CMOS D触发器.该触发器能很好地实现动态D触发器的逻辑功能,并且具有结构简单、芯片面积小、时钟简单等优点.Pspice模拟表明所设计的触发器还具有速度快、功耗低的优点,它比二值动态TSPCLD触发器节省近35%的能耗. |
---|---|
ISSN: | 1008-9497 |