Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx
Este documento presenta la implementación de proyectos de reconfiguración parcial usando OpenPR, un toolkit alternativo de reconfiguración parcial de código abierto, en el sistema embebido de desarrollo ML507 de Xilinx. Se reproducen los resultados del proyecto Counter Project del repositorio de Ope...
Main Authors: | , |
---|---|
Format: | Article |
Language: | English |
Published: |
Universidad Industrial de Santander
2014-10-01
|
Series: | Revista UIS Ingenierías |
Subjects: | |
Online Access: | https://revistas.uis.edu.co/index.php/revistauisingenierias/article/view/4852 |
_version_ | 1811243974639222784 |
---|---|
author | Dorfell Leonardo Parra Prada William Alexander Salamanca Becerra |
author_facet | Dorfell Leonardo Parra Prada William Alexander Salamanca Becerra |
author_sort | Dorfell Leonardo Parra Prada |
collection | DOAJ |
description | Este documento presenta la implementación de proyectos de reconfiguración parcial usando OpenPR, un toolkit alternativo de reconfiguración parcial de código abierto, en el sistema embebido de desarrollo ML507 de Xilinx. Se reproducen los resultados del proyecto Counter Project del repositorio de OpenPR y se crea un nuevo proyecto para una FPGA v5fx70t. Los archivos de configuración para los diseños estático y dinámico son generados e implementados en el sistema ML507 obteniendo un funcionamiento no esperado. Este funcionamiento conlleva a la revisión de los archivos de descripción nativa del circuito en FPGA EDITOR, herramienta de enrutamiento de Xilinx, para verificar la correcta ubicación de los busmacros en el diseño.
Luego se desarrolla la etapa de depuración en el chip usando Chipscope para capturar señales dentro de la FPGA en cada componente del diseño (e.g. registros, busmacros). Finalmente la evaluación integra las conclusiones y observaciones de las implementaciones y las depuraciones hechas en el desarrollo de los proyectos de reconfiguración parcial. |
first_indexed | 2024-04-12T14:17:38Z |
format | Article |
id | doaj.art-99d000a306fc430193c5d12d8a6cafd0 |
institution | Directory Open Access Journal |
issn | 1657-4583 2145-8456 |
language | English |
last_indexed | 2024-04-12T14:17:38Z |
publishDate | 2014-10-01 |
publisher | Universidad Industrial de Santander |
record_format | Article |
series | Revista UIS Ingenierías |
spelling | doaj.art-99d000a306fc430193c5d12d8a6cafd02022-12-22T03:29:41ZengUniversidad Industrial de SantanderRevista UIS Ingenierías1657-45832145-84562014-10-01141Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de XilinxDorfell Leonardo Parra Prada0William Alexander Salamanca Becerra1Universidad Industrial de SantanderUniversidad Industrial de SantanderEste documento presenta la implementación de proyectos de reconfiguración parcial usando OpenPR, un toolkit alternativo de reconfiguración parcial de código abierto, en el sistema embebido de desarrollo ML507 de Xilinx. Se reproducen los resultados del proyecto Counter Project del repositorio de OpenPR y se crea un nuevo proyecto para una FPGA v5fx70t. Los archivos de configuración para los diseños estático y dinámico son generados e implementados en el sistema ML507 obteniendo un funcionamiento no esperado. Este funcionamiento conlleva a la revisión de los archivos de descripción nativa del circuito en FPGA EDITOR, herramienta de enrutamiento de Xilinx, para verificar la correcta ubicación de los busmacros en el diseño. Luego se desarrolla la etapa de depuración en el chip usando Chipscope para capturar señales dentro de la FPGA en cada componente del diseño (e.g. registros, busmacros). Finalmente la evaluación integra las conclusiones y observaciones de las implementaciones y las depuraciones hechas en el desarrollo de los proyectos de reconfiguración parcial.https://revistas.uis.edu.co/index.php/revistauisingenierias/article/view/4852FPGAOpenPROpen-sourcereconfiguración parcial |
spellingShingle | Dorfell Leonardo Parra Prada William Alexander Salamanca Becerra Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx Revista UIS Ingenierías FPGA OpenPR Open-source reconfiguración parcial |
title | Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx |
title_full | Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx |
title_fullStr | Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx |
title_full_unstemmed | Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx |
title_short | Implementación de proyectos de reconfguración parcial usando OpenPR en el sistema de desarrollo ML507 de Xilinx |
title_sort | implementacion de proyectos de reconfguracion parcial usando openpr en el sistema de desarrollo ml507 de xilinx |
topic | FPGA OpenPR Open-source reconfiguración parcial |
url | https://revistas.uis.edu.co/index.php/revistauisingenierias/article/view/4852 |
work_keys_str_mv | AT dorfellleonardoparraprada implementaciondeproyectosdereconfguracionparcialusandoopenprenelsistemadedesarrolloml507dexilinx AT williamalexandersalamancabecerra implementaciondeproyectosdereconfguracionparcialusandoopenprenelsistemadedesarrolloml507dexilinx |