一种新的AES算法的FPGA实现方法研究
文章主要讨论了高级加密标准(AES)算法在主频较低情况下的硬件实现。根据AES算法的结构特点和硬件实现的具体原理,提出了一种AES算法的硬件实现方法。该方法采用在单个时钟周期内执行多轮加密的策略,并使用流水线,做到了兼顾加密的速度和较低的时钟频率。最后,与现有的方法进行了分析比较。...
Main Authors: | 李霞, 黄元波 |
---|---|
Format: | Article |
Language: | zho |
Published: |
《光通信研究》编辑部
2008-01-01
|
Series: | Guangtongxin yanjiu |
Subjects: | |
Online Access: | http://www.gtxyj.com.cn/thesisDetails#10.13756/j.gtxyj.2008.04.002 |
Similar Items
-
High-speed SHA-256 algorithm implementation(高速SHA-256算法硬件实现)
by: CHENHua-feng(陈华锋)
Published: (2009-11-01) -
一种改进的SIP认证机制研究与设计
by: 郭政慧, et al.
Published: (2013-01-01) -
基于网络处理器的VLAN的研究与实现
by: 王欢, et al.
Published: (2011-01-01) -
用流水线技术实现STM-16帧定位电路设计
by: 孟李林
Published: (2008-01-01) -
量子密钥分发光网络生存性技术研究
by: 刘国军, et al.
Published: (2019-01-01)