Performance comparison of single-precision SPICE Model-Evaluation on FPGA, GPU, Cell, and multi-core processors
Automated code generation and performance tuning techniques for concurrent architectures such as GPUs, Cell and FPGAs can provide integer factor speedups over multi-core processor organizations for data-parallel, floating-point computation in SPICE model-evaluation. Our Verilog AMS compiler produces...
Հիմնական հեղինակներ: | Kapre, Nachiket, DeHon, Andre |
---|---|
Այլ հեղինակներ: | School of Computer Engineering |
Ձևաչափ: | Conference Paper |
Լեզու: | English |
Հրապարակվել է: |
2015
|
Խորագրեր: | |
Առցանց հասանելիություն: | https://hdl.handle.net/10356/81245 http://hdl.handle.net/10220/39197 |
Նմանատիպ նյութեր
-
SPICE2: Spatial Processors Interconnected for Concurrent Execution for Accelerating the SPICE Circuit Simulator Using an FPGA
: Kapre, Nachiket, և այլն
Հրապարակվել է: (2015) -
VLIW-SCORE: Beyond C for sequential control of SPICE FPGA acceleration
: Kapre, Nachiket, և այլն
Հրապարակվել է: (2015) -
Accelerating SPICE Model-Evaluation using FPGAs
: Kapre, Nachiket, և այլն
Հրապարակվել է: (2015) -
Parallelizing Sparse Matrix Solve for SPICE Circuit Simulation using FPGAs
: Kapre, Nachiket, և այլն
Հրապարակվել է: (2015) -
Enhancing Speedups for FPGA Accelerated SPICE through Frequency Scaling and Precision Reduction
: Lim, Hui Hui, և այլն
Հրապարակվել է: (2015)