Summary: | Secara tradisinya, “Field Programmable Gate Array” (FPGA) “Address Register”
(AR) direka menggunakan “full custom”. Dengan keadaan geometri yang mengecut
pada awal proses nod, maka keperluan untuk menimbang semula pendekatan reka
bentuk yang digunakan untuk mereka bentuk FPGA AR diperlukan kerana kitaran
reka bentuk meningkat dan merumitkan yang membawa kepada masa lelaran lanjut
ke atas penutupan masa blok. Terdapat pelbagai jenis cabaran yang terpaksa dihadapi
dalam proses 28nm dan seterusnya sekiranya pendekatan “full custom” masih
digunakan untuk merekabentuk FPGA AR. Oleh itu, pendekatan berasaskan sel
piawai digunakan untuk reka bentuk FPGA AR. Kitaran reka bentuk FPGA AR dapat
dikurangkan dari bulan ke minggu dengan penggunaan kaedah sel piawai. Selain itu,
penutupan masa dapat mengawal senario masa yang lebih. Keputusan menunjukkan
bahawa FPGA AR menggunakan pendekatan berasaskan sel piawai adalah
memenuhi spesifikasi reka bentuk yang diberikan. Di samping itu, jatuhan IR untuk
kuasa dan bumi adalah di bawah 2mV, frekuensi adalah 330 MHz dan keluasan
kawasan adalah 0.975mm2. Sebagai kesimpulan, pendekatan berasaskan sel piawai
memberi pereka lebih banyak masa untuk menyelesaikan isu yang berkaitan dengan
rekabentuk. Di samping itu, perubahan yang disebabkan oleh proses, voltan dan suhu
dapat diperbaiki melalui kaedah pelbagai sudut dan senario ke atas FPGA AR.
________________________________________________________________________________________________________________________
Traditionally, Field Programmable Gate Array (FPGA) Address Register (AR) is
designed using full custom approach. With geometries shrink on advance process
node, there is a need to reconsider the design approach used to design FPGA AR
because of increased design cycle and complexity that lead to more iteration time on
closing block timing. Significant design effort and challenges are required in 28nm
and beyond when using full custom approach. Therefore, standard cell based
approach is used to design the FPGA AR. Design cycle of FPGA AR is reduced from
months to weeks with the automated standard cell based approach. Besides that,
timing closure is able to cover more timing scenarios. Results show that FPGA AR
using standard cell based approach is meeting the given design specification. IR drop
on both power and ground is achieving less than 2mV per rail, frequency of 330MHz
is obtained on FPGA AR and area size is 0.975mm2. In summary, standard cell
based approach gives designer more time to focus on resolving design issues, and
close the design in more timing scenarios which cover more design corners to
improve variation due to process, voltage and temperature.
|