Signal compression in radar using FPGA
El presente artículo muestra la puesta en práctica de hardware para realizar el procesamiento en tiempo real de la señal de radar usando una técnica simple, rápida basada en arquitectura de FPGA (Field Programmable Gate Array). El proceso incluye diversos procedimientos de enventanado durante la com...
Main Authors: | , , , , |
---|---|
Format: | Article |
Language: | English |
Published: |
Universidad de Antioquia
2010-01-01
|
Series: | Revista Facultad de Ingeniería Universidad de Antioquia |
Subjects: | |
Online Access: | http://www.redalyc.org/articulo.oa?id=43019328014 |