Low power XOR gate design(低功耗异或门的设计)

在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计.电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗,在5、3.3、1.8 V电源下,经PSPICE在0.24 µm工艺下模拟,与已发表的异或门电路设计相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势....

Full description

Bibliographic Details
Main Authors: ZHANGAi-hua(张爱华), XIAYin-shui(夏银水)
Format: Article
Language:zho
Published: Zhejiang University Press 2008-07-01
Series:Zhejiang Daxue xuebao. Lixue ban
Subjects:
Online Access:https://doi.org/10.3785/j.issn.1008-9497.2008.04.012