Real-time highly accurate dense depth on a power budget using an FPGA-CPU hybrid SoC

Obtaining highly accurate depth from stereo images in real time has many applications across computer vision and robotics, but in some contexts, upper bounds on power consumption constrain the feasible hardware to embedded platforms such as FPGAs. Whilst various stereo algorithms have been deployed...

Ամբողջական նկարագրություն

Մատենագիտական մանրամասներ
Հիմնական հեղինակներ: Rahnama, O, Cavallari, T, Golodetz, S, Tonioni, A, Joy, T, Di Stefano, L, Walker, S, Torr, P
Ձևաչափ: Journal article
Հրապարակվել է: IEEE 2019